Testing Digital Systems I (findet wieder im SS 2022 statt!)
- type: Vorlesung (V)
-
chair:
KIT-Fakultäten - KIT-Fakultät für Informatik - Institut für Technische Informatik - ITEC Tahoori
KIT-Fakultäten - KIT-Fakultät für Informatik - semester: SS 2021
-
time:
14.04.2021
10:00 - 11:30 wöchentlich
21.04.2021
10:00 - 11:30 wöchentlich
28.04.2021
10:00 - 11:30 wöchentlich
05.05.2021
10:00 - 11:30 wöchentlich
12.05.2021
10:00 - 11:30 wöchentlich
19.05.2021
10:00 - 11:30 wöchentlich
02.06.2021
10:00 - 11:30 wöchentlich
09.06.2021
10:00 - 11:30 wöchentlich
16.06.2021
10:00 - 11:30 wöchentlich
23.06.2021
10:00 - 11:30 wöchentlich
30.06.2021
10:00 - 11:30 wöchentlich
07.07.2021
10:00 - 11:30 wöchentlich
14.07.2021
10:00 - 11:30 wöchentlich
21.07.2021
10:00 - 11:30 wöchentlich
- lecturer: Prof. Dr. Mehdi Baradaran Tahoori
- sws: 2
- lv-no.: 24637
- information: Online
Inhalt | Das Testen digitaler Schaltungen spielt eine kritische Rolle bei Design und Herstellung der Zyklen. Es stellt außerdem die Qualität der Teile sicher, die an die Kunden geliefert werden. Test Generierung und das Design for Testability (DFT) sind wesentliche Bestandteile eines automatisierten Design Flows aller Halbleiter-Bauteile. Das Ziel dieser Vorlesung ist es, die Grundlagen zu übermitteln, die notwendig sind, um Testmethoden für digitale Systeme entwickeln zu können und präsentiert die Techniken, die notwendig sind, um DFT praktisch anwenden zu können. Dieser Kurs umfasst die theoretischen und praktischen Aspekte zum Testen digitaler Systeme und das Design einfacher testbarer Schaltungen. Themen beinhalten die Einführung in das Testen (testing definition, types of test, automatic test equipments, test economics, and quality models), Failures and Errors (definitions, failure modes, failure mechanisms, reliability defects), Faults (fault models, stuck-at faults, bridging faults, timing faults, transistor-level faults, functional-level faults, effectiveness of different fault models based on real data), Logic and Fault Simulation (fault equivalence and fault collapsing, true-value simulation, fault simulation algorithms, statistical methods), Test Generation for Combinational Circuits (algebraic methods, path-tracing (D-alg, PODEM, FAN), testability metrics, test file compression), Digital Design-For-Testability and Internal Scan Design (ad-hoc methods, scan architectures, scan-based test methodology). Kenntnisse zu Grundlagen aus Digitaltechnik und Rechnerorganisation sind hilfreich. Das Ziel dieser Vorlesung ist es, die Grundlagen zu übermitteln, die notwendig sind, um Testmethoden für digitale Systeme entwickeln zu können. |
Vortragssprache | Englisch |